VHDL(sin)

所属分类:VHDL/FPGA/Verilog
开发工具:VHDL
文件大小:17KB
下载次数:129
上传日期:2010-03-31 11:27:38
上 传 者woshishuiaabbb
说明:  基于ROM的正弦波发生器的设计 一.实验目的 1. 学习VHDL的综合设计应用 2. 学习基于ROM的正弦波发生器的设计 二.实验内容 设计基于ROM的正弦波发生器,对其编译,仿真。 具体要求: 1.正弦发生器由波形数据存储模块(ROM),波形发生器控制模块及锁存模块组成 2.波形数据存储模块(ROM)定制数据宽度为8,地址宽度为6,可存储 64点正弦波形数据,用MATLAB求出波形数据。 3.将50MHz作为输入时钟。
(ROM-based sine wave generator design 1. Purpose of the experiment 1. VHDL Integrated Design and Application of Learning 2. Learning ROM-based sine wave generator design 2. Experimental content ROM-based sine wave generator design, its compilation, simulation. Specific requirements: 1. Sine wave generator by the data storage module (ROM), waveform generator control module and latch modules Two. Waveform data storage module (ROM) custom data width is 8, the address width of 6, can store 64-point sine wave data, wave data obtained using MATLAB. 3. The 50MHz input clock.)

文件列表:
基于ROM的正弦波发生器的设计.docx (17776, 2010-03-31)
rom.vhd (6426, 2008-12-25)
sin.vhd (679, 2008-12-05)

近期下载者

相关文件


收藏者