source

所属分类:VHDL/FPGA/Verilog
开发工具:Verilog
文件大小:1KB
下载次数:2
上传日期:2020-01-10 23:24:14
上 传 者TiredBird
说明:  实现的一个任意进制50%占空比分频程序,验证通过,非常实用。
(A 50% duty cycle frequency division program of arbitrary scale is implemented, which is proved to be very practical.)

文件列表:
brm3636_fenpin.v (829, 2019-12-30)
brm3636_fenpin.v.bak (967, 2019-12-30)
brm3636_fenpin.zip (480, 2020-01-10)

近期下载者

相关文件


收藏者