5502282

积分:120
上传文件:3
下载次数:0
注册日期:2017-04-27 16:50:00

上传列表
uCOSII2.91+lwip-1.3.2.zip - 基于ucos的liwp程序,可开发基于liwp的网络程序。,2018-07-27 15:22:34,下载1次
ethernet_100.zip - Verilog,编写的udp收发程序,开发环境xilinx,2018-07-27 15:15:56,下载10次
ad9226.zip - ad9226的读写程序,开发系统ISE14.7,2018-07-27 15:10:41,下载2次

近期下载
vivado.2015.4.1.win64.rar - Vivado 2015.4 破解+License
newViterbi217.zip - 基于IEEE802.11n标准,采用verilog语言设计的(2,1,7)卷积码viterbi译码器,支持1/2,2/3,3/4,5/6四种码率的译码,以测试无误
juanji1.rar - 本程序是在Xilinx ISE上编写的,它完成(2,1,6)卷积码的编码工作。里面有源程序和用以仿真的测试文件
BCDconv.rar - BCD编码的Verilog HDL程序,能够实现BCD编码与卷积码。
rs(63-45).zip - 用VHDL实现的RS(63,45)编码器,已经用ISE和questasim编译仿真通过。对45个信息位进行编码。
rs-decoder-make-byvhdl.rar - - RS码是Reed-Solomon 码(理德-所罗门码)的简称,它是一类非二进制BCH码,在RS码中,输入信号分成k·m比特一组,每组包括k个符号,每个符号由m个比特组成。
RS.rar - Reed Solomon码的编译码器MATLAB仿真程序
QAMMod.rar - QAM调制,解调matlab代码,包含BPSK,QPSK,16QAM,64QAM,256QAM,1024QAM,4096QAM。其中调制方式。代码通过验证。
qpskhundunxl_Rev.rar - qpsk调制接受程序,基于VIVADO平台,verilog语言,验证过可以使用
QPSK_FPGA.zip - 通过FPGA平台,实现QPSK技术的部分功能
QPSK调制解调器的设计及FPGA实现.zip - QPSK FPGA的实现,QPSK调制解调器的设计及FPGA实现
QPSK_fpga.rar - QPSK调制和解调的FPGA实现,包括伪码生成等模块
QPSKmodulationanddemodulation.rar - 这是一个QPSK比较完整的FPGA工程,是用Verilog语言写的,主要包括调制解调模块。
cshiyan2012.zip - 基于EDA软件平台上,用硬件描述语言verilog设计完成分频器、计数器、串行移位输出器、伪码发生器、QPSK I/Q调制器、QPSK I/Q解调器,基于选项法中频调制器,再将各个模块综合起来组成一个完整系统;并用quartusII软件对其进行仿真验证。
16QAM.rar - 16QAM调制与解调的Verilog语言的功能实现
5678.rar - Convolutional encoder implementation in VHDL source code,READ MORE. Interleaver or interleaving, READ MORE. Data Mapper or mapping or modulation types-BPSK,QPSK,QAM READ MORE. BPSK modulation,READ MORE. QPSK modulation vhdl source code,READ MORE. 16QAM modulation,READ MORE. 64 QAM modulation
MPSKMQAMmudulation.rar - 本程序用于完成BPSK、QPSK、pi/4QPSK、OQPSK、8PSK、16QAM、32QAM、64QAM和128QAM的调制仿真。并可任意扩展到MPSK和MQAM。程序分成四个部分,fir.m对基带码元序列进行脉冲成型,可选矩形脉冲,升余弦脉冲和平方根升余弦脉冲; modal.m 为主程序,完成岁各种信号的基带星座图映射、脉冲成型和调制;pi4QPSK.m 为pi/4QPSK信号的星座图映射程序;test1.m给出一个简单的频谱显示测试。
1×6结构35GHz基片集成波导缝隙天线设计.rar - 1. 设计基片集成波导,通过缝隙辐射电磁波结构 2. 工作频率:35GHz; 3.材料选取:介质基板:Rogers5880 相对介电常数:2.2 介质厚度:0.508mm 4. 性能指标: (1)工作频率35G; (2)在θ=0o增益达到10dB以上。有较好的方向性。 首先根据工作频率要求设计基片集成波导大概尺寸,然后选择渐变线形式微带SIW转换器进行馈电。基片集成波导终端短路,形成驻波。然后粗略计算波导缝隙的位置和尺寸。最后模型都需要通过HFSS软件仿真来优化分析得到最后结果。

收藏