cqfjwiha

积分:59
上传文件:2
下载次数:23
注册日期:2017-05-05 21:44:23

上传列表
rajbu.zip - 主要是基于mtlab的程序,采用累计贡献率的方法,调试通过可以使用。,2017-05-05 21:46:11,下载1次
ag184.zip - 关于小波的matlab复合分析,利用matlab写成的窄带噪声发生,真的是一个好程序。,2017-05-05 21:45:21,下载1次

近期下载
xie PROFIBUS从站开发.rar - 江苏省一个科技公关项目的一部分,利用西门子profibus(im183)开发包,开发了一个PROFIBUS-DP从站,实现通讯功能
profibus.zip - Profibus DP software slave for MSP430F2252. Tested on Siemens S7 with 19200 and 93750 kbit
VPC3+编程.rar - VPC3+C含好多个文件,,,,,,,,,,,,,,,
VPC3_DPV0+app_example_V501.zip - profibus intelligent slave
spc3.rar - 基于profibus SPC3+C芯片源码
SPC3.rar - SPC3源码导读,很不错的资料SPC3源码导读,很不错的资料
PROFIBUSDP.rar - 利用单片机软件编写PRO兀BUS—DP从站协议,并改进PROFIBUS.DP从站驱动电路实现了PROFIBUS— DP的从站功能,取代了西门子公司的专用协议芯片SPC3。给出了PROFIBUS.DP从站硬件电路图和PROFI— BUS·DP从站软件程序流程图,由CP56ll和PC机构成主站与从站组成了通讯系统。分步骤详述了系统调试过 程。该方法可以降低系统成本、提高设计的灵活性并解决协议芯片来源单一导致的产品受限问题。
tnn7_code_201212141110.zip - 人脸检测与跟踪是一个重要而活跃的研究领域,它在视频监控、生物特征识别、视频编码等领域有着广泛的应用前景。该项目的目标是在FPGA板上实现实时系统来检测和跟踪人脸。人脸检测算法包括肤色分割和图像滤波。通过计算被检测区域的质心来确定人脸的位置。该算法的软件版本独立实现,并在matlab的静止图像上进行测试。虽然从MATLAB到Verilog的转换没有预期的那样顺利,实验结果证明了实时系统的准确性和有效性,甚至在不同的光线、面部姿态和肤色的条件下也是如此。所有硬件实现的计算都是以最小的计算量实时完成的,因此适合于功率受限的应用。
MedianFilter33.rar - 3*3 中值滤波的verilog代码实现,已经调试通过!欢迎提出宝贵意见!
median_filter.rar - 实现图像中值滤波的VerilogHDL源代码
FPGA_of_Median_Filter.rar - Median Filter 在FPGA中的实现
CANNY.rar - 对特定图片进行canny边缘检测。首先是高斯模糊,然后sobel算子处理,再局部极大值确定,最后阈值判断。
ddr2_controller.rar - DDR2控制器设计原码,可以在FPGA上测试通过,并对外部的ddr memory进行读写访问.
ddr2_v5.rar - 基于FPGA v5的ddr2-sdram控制器的设计verilog
~DDR2-Demonstration.zip - 基于Xilinx-FPGA的DDR2演示代码
CODE.rar - DDR2源代码 DDR2源代码 DDR2源代码
DDR2_sdram.rar - DDR2 的控制器,它是由LATTICE的编译器生成。
DDR2-verilog.zip - ddr2的Verilog代码,包括时序控制,数据读取,利用verilog编写的ddr2控制器,在spartan6板子上得以验证,成功实现了FPGA与DDR2的通信。
spartan6_hdl.zip - Xilinx Spartan6 library reference.
s6all.zip - spartan6 系列FPGA PIN文件 xilinx不提供现成的库 用于生成器件原理图库

收藏