程序与报告.rar - 用matlab实现应用逆变法产生伪随机数序列,2020-04-17 17:47:23,下载3次
源程序.rar - 运用周期图法与参数估计AR 法给两个随机单频信号(包含噪声)做估计,
先是两个频率间隔点,再逐渐接近,看两种方法的分辨性能。,2020-04-17 17:43:21,下载1次
LED.rar - 使得4个LED灯依次闪烁只需要在4位计数器中输入时钟信号,但实际上器件的系统时钟频率高达50 Mhz,以如此快的速度变化人眼是无法识别的,所以在计数器前设计一个分频器,将分频后的信号作为使能信号控制计数器计数。,2020-04-17 17:40:46,下载0次
XH.rar - 该实验程序分为四个模块,计数模块、综合模块、译码模块和显示模块。
计数模块是由计数器作为分频器和产生四位二进制数,综合模块中四位二进制数作为选择信号产生数码管选择信号和译码信号,译码信号通过译码模块产生数码管显示信号,最后通过显示模块显示数码管。,2020-04-17 17:37:57,下载0次
sinwave.rar - 设计一个简易数字波形,采用ROM进行一个周期数据存储,并通过地址发生器产生波形信号(ROM:10位地址8位数据)。其工作原理是:将要产生的波形数据存入波形存储器?,然后在参考时钟的作用下?,对输入的频率数据进行累加?,并且将累加器的输出一部分作为读取波形存储器的地址?,将读出的波形数据经D/A转换为相应的模拟电压信号。,2020-04-17 17:34:25,下载0次
aclock1.rar - 采用层次化设计,VHDL设计电子钟,所有模块共用主时钟频率50M,实现时分秒计时,暂停,调时间等功能,2020-04-17 17:32:24,下载0次
aclock.rar - 该实验程序分为若干个模块:分频模块,时分秒计数模块、译码显示模块、去抖模块、宽脉冲变窄脉冲模块、门电路“或”逻辑模块。
关键模块说明:
分频模块:将50MHz频率分频实现1HZ,作为时分秒模块计数时钟端;将50MHz频率分频实现1KHz,作为数码管刷新时钟频率。
去抖模块:通常按键的按下和抬起,键盘回路中会产生短暂的冲激信号,抖动的时间长短由按键的而机械特性决定的,一般为5ms-10ms。因此,通过双D触发器构成单稳态电路实现消抖。
宽脉冲变窄脉冲模块框图:D触发器输出端取反与触发器的输入相“与”,可以将宽脉冲变成窄脉冲。,2020-04-17 17:29:10,下载0次
蚁群算法.zip - 蚁群算法解决旅行商问题,TSP问题,可以根据实际需要作出修改,2019-12-21 14:16:35,下载0次
禁忌搜索.zip - 禁忌搜索算法解决旅行商问题,TSP问题,可以根据自己需求再做修改,2019-12-21 14:13:37,下载3次