sven-luo 在 2018-06-15 15:04:01 上传
说明:指示灯控制代码,输入为串行时钟和数据,输出为并行LED控制
开发平台:Verilog | 大小:3KB | 下载0次
lisihao 在 2018-05-23 18:12:09 上传
说明:AT89S52单片机以及CPLD模块化多功能实训箱实验指导书
开发平台:C/C++ | 大小:3847KB | 下载0次
yymj 在 2018-04-22 14:53:04 上传
说明:用于驱动东芝的CCD芯片 1705,硬件是EPM570
开发平台:Quartus II | 大小:462KB | 下载2次
小竹丶 在 2018-03-24 15:12:14 上传
说明:本系统是基于CPLD和单片机的一种用于信号频率周期、时间间隔和占空比测量的数字频率计,系统由AGC(自动增益控制)电路、宽带放大电路、高速比较电路实现有效值10mV/频率100MHz和处理显示部分组成,其中AGC电路实现幅度自动增益控制使放大后的信号幅度在一定的范围内保持一致,比较电路将前级电路输出的信号转换成CPLD,利用等精度测频原理,实现闸门时间1S的高精度测量。单片机通信处理数据并显示,数据表明,系统精度达到发挥部分要求。
开发平台:VHDL | 大小:76KB | 下载6次
961941 在 2018-03-21 10:05:07 上传
说明:从零开始学CPLD和VERILOG HDL
开发平台:VHDL | 大小:32207KB | 下载7次
jonnijonni 在 2018-03-13 15:07:31 上传
说明:FPGA与CPLD编程教程,详细介绍怎样使用Verilog HDL语言编程
开发平台:Quartus II | 大小:8170KB | 下载8次
哈哈凸 在 2018-02-12 17:00:38 上传
说明:基于ALTERA fpga的设计指导数据,非常好的进阶资料,初级FPGA工程师晋级高级工程师德必读书籍。
开发平台:WINDOWS | 大小:45736KB | 下载12次
hurui 在 2018-01-09 08:53:14 上传
说明:基于CPLD硬件描述语言编写的五电平SVPWM脉冲触发程序
开发平台:Quartus II | 大小:327KB | 下载17次
w74177 在 2018-01-03 14:37:38 上传
说明:控制ADC0804的verilog 代码,cpld/fpga都可以使用,用数码管显示ADC采集的二进制数据。
开发平台:Verilog | 大小:1KB | 下载5次
ByrPx 在 2017-12-18 16:19:45 上传
说明:可以用来实现生日贺卡的功能——北邮人数电实验专属代码
开发平台:Verilog | 大小:1208KB | 下载15次
林云峰 在 2017-12-06 19:30:50 上传
说明:根据时钟信号实现同步向量采集程序,基于cpld和stm32f407实现
开发平台:C/C++ | 大小:18224KB | 下载3次
Farook 在 2017-11-16 14:13:59 上传
说明:SPI Implementation on CPLD
开发平台:Verilog | 大小:3135KB | 下载2次
jkyguhg 在 2017-11-02 20:35:01 上传
说明:cpld 程序基于PAC1220 程序开发
开发平台:Verilog | 大小:964KB | 下载1次
destyni 在 2017-10-29 14:43:26 上传
说明:整体架构是STM32 + CPLD控制2个减速电机带正交编码,3个舵机,8个超声波。一个串口和cubieboard通信,接收下行指令并上传实时监测数据。另一个串口接收遥控器指令。两个都用的DMA方式。
开发平台:C/C++ | 大小:12001KB | 下载24次
帅哥1111 在 2017-10-23 09:03:34 上传
说明:vhdl编的一个万年历,比较详细具体,学生做的一个课程设计
开发平台:VHDL | 大小:819KB | 下载3次
5508569 在 2017-10-05 17:10:37 上传
说明:The output frequency requirements for the three waveforms are: the frequency range is adjustable between 20Hz-20kHz; the phase difference between the three waveforms is 120 degrees. A. of sine wave signal: step 10Hz; frequency stability: better than 1/10000; nonlinear distortion coefficient is less than 3%. B. of the square wave signal is frequency: the rise and fall time of <1 s; The requirements of C. for triangular wave signals are that the signal frequency range is adjustable between 20Hz-20kHz. D. for the above three frequencies are required: the frequency can be preset; when the load is 600, the output signal amplitude is greater than 3V; the output signal amplitude can be adjusted in the range of 100mv~3V, the step length is 100mV.
开发平台:Quartus II | 大小:352KB | 下载1次
Quinn chen 在 2017-08-02 23:38:43 上传
说明:51单片机和CPLD的双向串口收发,需要硬件支持,此版本在实际硬件上调试成功
开发平台:C/C++ | 大小:21620KB | 下载3次
Hauser.Z 在 2017-08-02 21:13:17 上传
说明:Altera FPGA_CPLD设计_高级篇,对fpga的提高很有帮助
开发平台:VHDL | 大小:92527KB | 下载7次
lijunpeng0390 在 2017-08-02 18:47:48 上传
说明:CPLD的介绍,请认真看,很基础,可以打印出来
开发平台:Visual C++ | 大小:136KB | 下载1次
ebile 在 2017-07-14 17:01:27 上传
说明:EMP3064的开发板板,原理图,verilog例子,板子说明,规格书,全套资料
开发平台:VHDL | 大小:2021KB | 下载7次
tangchanglong 在 2017-06-03 08:12:10 上传
说明:TMS320VC5402_FPGA_CPLD_USB2.0_SCH.ddb 原理图
开发平台:Altium | 大小:30KB | 下载4次
htt0203 在 2017-05-31 10:22:37 上传
说明:Altera+FPGA/CPLD设计基础篇
开发平台:VHDL | 大小:22280KB | 下载4次
jjdbd 在 2017-05-26 09:38:08 上传
说明:CPLD的详细教程,可以作为FPGA和CPLD的入门学习使用书
开发平台:VHDL | 大小:17040KB | 下载3次
xinc 在 2017-04-05 22:38:40 上传
说明:从零开始学CPLD和Verilog HDL编程技术教材
开发平台:PDF | 大小:32851KB | 下载2次
xinc 在 2017-04-05 22:30:52 上传
说明:关于CPLD开发的经典教程,采用AHDL编程,MAX plus II开发环境
开发平台:PDF | 大小:59832KB | 下载9次
libao 在 2017-03-28 15:02:11 上传
说明:有关FPGA的好多资料的综合汇总,包括夏宇闻-Verilog经典教程,Verilog-testbench的写法,Altera+FPGA/CPLD设计高级篇,Altera+FPGA/CPLD设计基础篇等好几本书,超值
开发平台:PDF | 大小:47133KB | 下载13次
tao 在 2016-11-05 17:00:45 上传
说明:cpld算法自创大神 ,有需要的吗!!!
开发平台:matlab | 大小:954KB | 下载2次
noonsunlight 在 2016-09-14 15:43:12 上传
说明:使用cpld完成多个串口切换通信,能够完成快速通信,已经完成验证
开发平台:VHDL | 大小:218KB | 下载7次
火炎焱燚 在 2016-04-25 19:51:50 上传
说明:永磁同步电机伺服驱动器中使用的CPLD程序,主要配合DSP进行数据传输。
开发平台:VHDL | 大小:494KB | 下载19次
haha1993 在 2016-04-11 20:32:59 上传
说明:基于cpld的可调数字钟,实现计时,调时、整点报时的功能
开发平台:Visual C++ | 大小:72KB | 下载2次