网站已改版,请使用新地址访问:点击访问
DS28E01_final 基于SHA-1算法和 加密芯片的FPGA系统设计,该上传文件为整个 的 。Qu VHDL- -Verilog 272万源代码下载- www.pudn.com
 文件名称: DS28E01_final下载  收藏√  [投票:非常好  5  4  3  2  1 投票:太差了]
  所属分类: VHDL-FPGA-Verilog
  开发工具: Others
  文件大小: 6561 KB
  上传时间: 2016-05-25
  下载次数: 11
  提 供 者: 谭某某
 详细说明:基于SHA-1算法和DS28E01加密芯片的FPGA系统设计,该上传文件为整个设计的系统文件。Quarter软件编程的Verilog程序,包含仿真调试界面。-Design of FPGA system based on SHA-1 algorithm and DS28E01 encryption chip。
文件列表(点击判断是否您需要的文件,如果是垃圾请在下面评价投诉):
  DS28E01_final
  .............\Adder.vhd
  .............\assignment_defaults.qdf
  .............\CIII_SHA1.qarlog
  .............\count.bsf
  .............\count.vhd
  .............\db
  .............\..\add_sub_2qe.tdf
  .............\..\add_sub_9se.tdf
  .............\..\altsyncram_6os3.tdf
  .............\..\altsyncram_6qk1.tdf
  .............\..\altsyncram_8ls3.tdf
  .............\..\altsyncram_als3.tdf
  .............\..\altsyncram_aos3.tdf
  .............\..\altsyncram_m2b2.tdf
  .............\..\altsyncram_qns3.tdf
  .............\..\altsyncram_t4b2.tdf
  .............\..\altsyncram_vnk1.tdf
  .............\..\cmpr_7dc.tdf
  .............\..\cmpr_adc.tdf
  .............\..\cmpr_bdc.tdf
  .............\..\cmpr_ddc.tdf
  .............\..\cntr_2di.tdf
  .............\..\cntr_3di.tdf
  .............\..\cntr_4di.tdf
  .............\..\cntr_5di.tdf
  .............\..\cntr_86j.tdf
  .............\..\cntr_aai.tdf
  .............\..\cntr_hbi.tdf
  .............\..\cntr_hci.tdf
  .............\..\cntr_ivi.tdf
  .............\..\cntr_pci.tdf
  .............\..\cntr_r7j.tdf
  .............\..\decode_3pa.tdf
  .............\..\decode_6pa.tdf
  .............\..\decode_jri.tdf
  .............\..\decode_trf.tdf
  .............\..\logic_util_heursitic.dat
  .............\..\mux_5lb.tdf
  .............\..\mux_7lb.tdf
  .............\..\mux_fpc.tdf
  .............\..\mux_hpc.tdf
  .............\..\mux_kjb.tdf
  .............\..\mux_njb.tdf
  .............\..\mux_vkb.tdf
  .............\..\prev_cmp_top_level.asm.qmsg
  .............\..\prev_cmp_top_level.fit.qmsg
  .............\..\prev_cmp_top_level.map.qmsg
  .............\..\prev_cmp_top_level.qmsg
  .............\..\prev_cmp_top_level.restore.qmsg
  .............\..\prev_cmp_top_level.sta.qmsg
  .............\..\prev_cmp_top_level.tan.qmsg
  .............\..\top_level.asm.qmsg
  .............\..\top_level.asm.rdb
  .............\..\top_level.asm_labs.ddb
  .............\..\top_level.cbx.xml
  .............\..\top_level.cmp.bpm
  .............\..\top_level.cmp.cbp
  .............\..\top_level.cmp.cdb
  .............\..\top_level.cmp.ecobp
  .............\..\top_level.cmp.hdb
  .............\..\top_level.cmp.kpt
  .............\..\top_level.cmp.logdb
  .............\..\top_level.cmp.rdb
  .............\..\top_level.cmp.tdb
  .............\..\top_level.cmp0.ddb
  .............\..\top_level.cmp2.ddb
  .............\..\top_level.cmp_merge.kpt
  .............\..\top_level.cuda_io_sim_cache.45um_ff_1200mv_0c_fast.hsd
  .............\..\top_level.cuda_io_sim_cache.45um_ss_1200mv_85c_slow.hsd
  .............\..\top_level.db_info
  .............\..\top_level.eco.cdb
  .............\..\top_level.eds_overflow
  .............\..\top_level.fit.qmsg
  .............\..\top_level.hier_info
  .............\..\top_level.hif
  .............\..\top_level.lpc.html
  .............\..\top_level.lpc.rdb
  .............\..\top_level.lpc.txt
  .............\..\top_level.map.bpm
  .............\..\top_level.map.cdb
  .............\..\top_level.map.ecobp
  .............\..\top_level.map.hdb
  .............\..\top_level.map.kpt
  .............\..\top_level.map.logdb
  .............\..\top_level.map.qmsg
  .............\..\top_level.map_bb.cdb
  .............\..\top_level.map_bb.hdb
  .............\..\top_level.map_bb.logdb
  .............\..\top_level.pre_map.cdb
  .............\..\top_level.pre_map.hdb
  .............\..\top_level.restore.qmsg
  .............\..\top_level.rtlv.hdb
  .............\..\top_level.rtlv_sg.cdb
  .............\..\top_level.rtlv_sg_swap.cdb
  .............\..\top_level.sgdiff.cdb
  .............\..\top_level.sgdiff.hdb
  .............\..\top_level.sim.cvwf
  .............\..\top_level.sim.hdb
  .............\..\top_level.sim.qmsg
 输入关键字,在本站272万海量源码库中尽情搜索:  帮助
 [sha256-in-FPGA.rar] - 加密芯片选择开发2 -- SHA-256 理解.pdf
 [DS28E01-100-C-code-2008-4-29.zip] - DS28E01 加密算法 C代码,经过测试没有问题。
 [SHA1.zip] - SHA1 Verilog code. 8bit interfaces
 
 [ds28e01.rar] - 测试和评估DS28E01-100的源程序代码 ds28e01 芯片测试程序
 [sha1.zip] - 利用verilog语言实现了SHA-1机密算法,具体算法与加密芯片ds28e01一致。
 [DS28E01.zip] - 用verilog语言实现加密芯片DS28E01的调用操作命令。
 [LD_drive_F4.zip] - 基于stm32F407的850nm半导体激光器的驱动软件设计,编译器keil5.采用pid算法对半导体制冷器tec控制从而使半导体激光器的温度稳定在用户设定的范围内。
 [2.4G_eth_ok_1226.rar] - 以STM32单片机开发的无线门禁方案源码,使用到了无线模块,程序共分为客户端和服务器