飞天1983

积分:394
上传文件:5
下载次数:19
注册日期:2020-03-08 12:08:21

上传列表
9_ip_fifo.rar - 利用verilog语言编写的fifo读写驱动程序源码,2020-03-08 12:34:28,下载0次
1_flow_led.rar - verilog HDL语言编写的led驱动程序原代码,,2020-03-08 12:30:14,下载0次
11_rs485_uart_top.rar - verilog编写的RS485读写驱动程序,2020-03-08 12:28:10,下载6次
33_top_sd_rw.rar - verilog编写的SD卡读写FPGA程序,2020-03-08 12:26:27,下载2次
44_hs_ad_da.rar - verilog编程实现对高速AD芯片AD9280和高速DA芯片AD9708的驱动控制,2020-03-08 12:21:10,下载2次

近期下载
EtherCATET1200.rar - EtherCAT芯片ET1200详细开发手册,开发EtherCAT必备资料
EtherCATET1100.rar - EtherCAT芯片ET1100详细开发手册,开发EtherCAT必备资料
AD7938controllor-VHDL.rar - VHDL语言的有限状态机法控制8位/12位自动转换通道模数转换器AD7938
ad7938.rar - AD7938控制程序,用VERILOG HDL语言编写,已在平台测试。
AD7938.rar - 本资料是作者自己翻译的指导ADC7938驱动程序编写的文件。
FUZZY.rar - verilog 模糊PID 通过修改MIF文件 可以完成单个参数整定
pid.rar - It is a verilog code for a vedic multiplier using a barrel shifter
PID.rar - 利用Verilog语言实现PID增量式控制,输出占空比
RAM.rar - 双口RAM Verilog描述 双口RAM Verilog描述 双口RAM Verilog描述
pub_iCore_fsmc_fpga.zip - STM32 FSMC与FPGA通信,包括读到FPGA的verilog程序
FPGA--DDS-PhaseMeasure.rar - Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。
phase_measure.zip - 关于用FPGA测量数字信号源相位差的源代码。用的是verilog语言
FPGA_PID.rar - 本文讲的是基于FPGA的模糊PID控制器实现,详细介绍了Verilog HDL怎样用FPGA实现PID控制器
PID_Verilog.rar - PID算法用verilog语言实现,实测可用,由三个模块组成
PID.rar - 用Verilog HDL编写的PID程序代码,成功调试,运行良好。
PWM_VerilogHDL.rar - altera公司网站上的详细的PWM设计的Verilog hdl源程序,大多数都采用这个
pwm.rar - pwm的占空比和死区时间可调的Verilog HDL程序设计和测试
FPGA-PWM-Quartus.rar - 一种基于FPGA产生PWM波的Quartus程序。 包含15分频器、地址译码器、带死区的PWM发生器、计数实现的三角波发生器。留出了与DSP连接的地址译码端口及数据输入端口。适宜于多电平逆变器的设计实现。
DEADTIME510.rar - 产生全桥逆变电路的驱动脉冲信号,能够保证死区时间,且随输入信号频率的变化而变化。

收藏