cslbetter 在 2010-07-02 21:17:41 上传
说明:卷积码编译码,由SERVICE、PSDU、TAIL和PAD域组成的DATA域应进行卷积编码,码率应根据所需的传输速率从R=1/2,2/3,3/4中选择
开发平台:PDF | 大小:124KB | 下载32次
nxl1712 在 2010-06-30 13:54:57 上传
说明:设计并调试好一个由两个4 位二进制并行加法器级联而成的8 位二进制并行加法器,并 用GW48-CK EDA 实验开发系统(拟采用的实验芯片的型号为EPF10K10LC84-3)进行硬件 验证。
开发平台:VHDL | 大小:427KB | 下载4次
cjhlezhi 在 2010-06-29 19:32:47 上传
说明:VHDL写的fpga程序,可产生三角波,方波据此波,正弦波,可实现任意频偏的调频,调相,调幅
开发平台:VHDL | 大小:11939KB | 下载201次
liangbo 在 2010-06-28 14:44:09 上传
说明:irDA 红外传输硬件协议,即物理层协议,集成了移位,缓冲,LED七段码相关代码等。
开发平台:VHDL | 大小:1390KB | 下载21次
foralliance 在 2010-06-28 10:56:49 上传
说明:算术逻辑单元设计5位的操作数X和Y输入后暂存在寄存器A和B中,两位的操作控制码control暂存在寄存器C中,按照control码的不同,分布实现下列操作
开发平台:VHDL | 大小:57KB | 下载2次
debjit1308 在 2010-06-25 15:31:14 上传
说明:dual port RAM (modular code)
开发平台:VHDL | 大小:3KB | 下载4次
anotherday1208 在 2010-06-25 12:44:57 上传
说明:关于verilog的完全学习教程,方便大家学习verilog语言。
开发平台:VHDL | 大小:4071KB | 下载3次
ustcwx 在 2010-06-24 16:25:49 上传
说明:几个小程序的合集,有十进制计数器、三相电机、电子钟等,对VHDL新手比较有用
开发平台:VHDL | 大小:76KB | 下载12次
free606 在 2010-06-24 15:50:07 上传
说明:五阶CIC滤波器,用于降低数据传输速率。数字下变频技术不仅是软件无线电核心技术之一,还是中频数字化接收系统重要组成部分。数字下变频技术中广泛用到级联积分梳状滤波器(CIC滤波器)
开发平台:VHDL | 大小:1397KB | 下载115次
ilovewty 在 2010-06-22 20:51:01 上传
说明:是EDA的入门课程,从VHDL语言的初步设计到各种实例,帮助读者迅速掌握VHDL语言。
开发平台:VHDL | 大小:2913KB | 下载2次
freedom0027 在 2010-06-22 19:55:01 上传
说明:该文档描述了如何使用74x682实现两个24位二进制数的比较,及产生比较输出
开发平台:VHDL | 大小:1KB | 下载3次
lhrlhc 在 2010-06-22 18:03:57 上传
说明:数字式竞赛抢答器 实现功能 1.四路抢答功能,带抢答超时和答题超时功能; 2.计分显示功能,每组对应两个数码管,能显示0-99的分值,复位初值为10。
开发平台:VHDL | 大小:411KB | 下载16次
lizai0301zz 在 2010-06-22 17:15:40 上传
说明:2、 音乐播放系统控制 实现功能: ① 制作一个菜单,使用菜单条选择功能,让用户选择演奏的乐曲。 ② 用定时器方式演奏画皮之主题曲《画心》实现音乐演奏。 ③ 提示使用ESC键或者ENTER键可以退出当前过程或返回DOS。 ④ 实现控制变量可以控制不同的效果以及要求,如播放速度,间隔等。 ⑤ 界面美观,程序结构化程度高,模块结构合理。 ⑥ 设计出相应的音乐取码软件。
开发平台:VHDL | 大小:141KB | 下载7次
ruiyang2010 在 2010-06-22 13:41:00 上传
说明:本设计通过Moore状态机设计一序列检测计。当输入的序列含有预置的11100101序列中的正确顺序时,进入下一个状态,直到到达st8状态,一个序列检测完毕。值得注意的是,当输入为111100101时,检测计仍能检测出里面的11100101序列,同时,当一个序列检测完毕时,下一个序列的高位可以只含有两个11即输入为1100101时,检测计一样能检测一个正确的序列。
开发平台:VHDL | 大小:297KB | 下载4次
jinpliu 在 2010-06-22 12:35:41 上传
说明:计频器有两种测量方法,即测频和测周,我们提出选用测频的方法,但是有时老师也会让我们编写可以选用测频、测周并且两者可以自动选择的程序,本程序即可达到这个要求。
开发平台:VHDL | 大小:629KB | 下载9次
18800730 在 2010-06-22 01:29:49 上传
说明:用來開通用 簡易紅綠燈 非常簡單 喔喔喔
开发平台:VHDL | 大小:391KB | 下载4次
liandxue 在 2010-06-21 22:05:28 上传
说明:双四选一数据选择器74LS153,1、写一个程序,用顺序描述语句和并发描述语句(选择信号代入语句或者条件信号代入语句)分别控制74LS153的一个输出端Q。 2、比较一下顺序语句与并行语句各自的优缺点。 输入:逻辑开关。输出:LED灯。
开发平台:VHDL | 大小:2KB | 下载13次
taotao2017 在 2010-06-20 19:56:25 上传
说明:此程序实现时钟的1/k分频,输入为一个复位信号rst_n,一个时钟信号clk,一个参数k;输出out为一个占空比为50 的时钟,频率为clk的1/k
开发平台:VHDL | 大小:8KB | 下载6次
lingshengshen 在 2010-06-18 20:08:52 上传
说明:用Verilog写的一个简单的IIs控制器,分为clkgen时钟分频模块和transcon传输控制模块。其中transcon模块主要部分为一个有限状态机实现的满足IIS标准的输出。 另附一个简单的Testcase以及得到的波形。
开发平台:VHDL | 大小:591KB | 下载25次
nanguabu 在 2010-06-16 17:20:46 上传
说明:crs循环编码器源码. 在数据和控制信息中加上循环冗余码是通用串行总线(USB)协议中一个重要的错误检测措施。接收端通过进行循环冗余校验(CRC),可以检测包在传输过程中是否发生损坏。
开发平台:VHDL | 大小:15KB | 下载8次
baifengcn 在 2010-06-14 14:23:03 上传
说明:数字信号处理的FPGA实现,pdf文档的电子书,经典国外教材
开发平台:VHDL | 大小:8727KB | 下载280次
WangChongChong 在 2010-06-13 10:27:20 上传
说明:用VHDL语言 描述 生成pwm的 IP核
开发平台:VHDL | 大小:1KB | 下载11次
wuhailong110 在 2010-06-11 19:36:05 上传
说明:一些基于数字水印的公式,请大家使用,用的好的大家说句话哈
开发平台:VHDL | 大小:591KB | 下载4次
luan1123 在 2010-06-11 14:56:40 上传
说明:VHDL实现洗衣机控制器程序,功能描述:1. 洗衣机的工作步骤为洗衣、漂洗和脱水三个过程,工作时间分别为:洗衣20 秒,漂洗30 秒,脱水15 秒;可以单独选择其中某一项功能;2. 用显示器件显示洗衣机的工作状态,并倒计时显示每个状态的工作时间, 全部过程结束后,应提示使用者;3. 洗衣过程可以暂停,重新启动后恢复原状态;4、 可以预约洗衣时间。
开发平台:VHDL | 大小:60KB | 下载93次
515694322 在 2010-06-11 14:47:15 上传
说明:FFT(快速傅里叶变化)蝶形算法 Verilog HDL语言
开发平台:VHDL | 大小:688KB | 下载239次
meier_y 在 2010-06-10 17:50:48 上传
说明:基于 MATLAB 的语音信号分析与处理的课程设计.录制一段自己的语音信号,并对录制的信号进行采样;画出采样后语音信号的时域波形和频谱图;给定滤波器的性能指标,采用窗函数法或双线性变换设计滤波器,并画出滤波器的频率响应;然后用自己设计的滤波器对采集的语音信号进行滤波,画出滤波后信号的时域波形和频谱,并对滤波前后的信号进行对比,分析信号的变化;回放语音信号
开发平台:matlab | 大小:1173KB | 下载165次
存存1314 在 2010-06-10 15:24:16 上传
说明:实验箱的蜂鸣器是交流蜂鸣器,在BZSP输入一定频率的脉冲时,蜂鸣器蜂鸣,改变输入频率可以改变蜂鸣器的响声。因此可以利用一个PWM来控制BZSP,通过改变PWM的频率来得到不同的声响,以此来播放音乐。
开发平台:C/C++ | 大小:22KB | 下载6次
fove101 在 2010-06-09 22:54:17 上传
说明:5B6B码是光纤数字通信系统中使用比较广泛的一种线路码型! 数据经过5B6B编码和并串转换后在光纤上传输,串行码序列中连续的比特0或比特1的长度不超过5,数据在0和1之间变换的密度很高,并具有直流平衡的特性,有利于接收电路和时钟恢复电路的设计。
开发平台:VHDL | 大小:3KB | 下载58次
LeeBrent 在 2010-06-08 20:11:02 上传
说明:4位自动换挡数字频率计设计 1、 由一个4位十进制数码管(含小数点)显示结果; 2、 测量范围为1Hz~9999KHz; 3、 能自动根据7位十进制的结果,自动选择有效数据的高4位进行动态显示(即量程自动转换),小数点表示是千位,即KHz; 4、 为检测设计正确与否,应将时钟通过PLL和手控分频器产生宽范围的多个频率来测试自动换档频率计功能。
开发平台:VHDL | 大小:346KB | 下载143次
xuemei17 在 2010-06-08 15:17:27 上传
说明:《EDA技术与VHDL》(第2版)课件,介绍VHDL的详细资料
开发平台:VHDL | 大小:4314KB | 下载38次